总题库LOGO
  • 首页
  • 所有题库
  • 找答案
  • APP下载
  • 手机号登录
计算机体系结构
  1. 首页
  2. 所有题库
  3. 计算机体系结构
  4. 计算机体系结构
  5. 题目详情

Cache存储器是为解决主存()满足不了要求发展出来的。

题库:计算机体系结构 类型:填空题 时间:2017-06-23 23:40:02 免费下载:《计算机体系结构》Word试卷

Cache存储器是为解决主存()满足不了要求发展出来的。

Cache存储器是为解决主存()满足不了要求发展出来的。

本题关键词:储存宿主,存储,储存压力容器,储存铁,储存池,糖储存,铁储存,储存成本,储蓄存期,信息存储;

微信扫码获取答案解析
请使用微信扫码
下载APP查看答案解析

您可能感兴趣的题目

  • 1、

    主存储器和CPU之间增加Cache的目的是()。

  • 2、

    在多级存储系统中,Cache处在CPU和主存之间,解决 (55) 问题。若Cache和主存的存取时间

  • 3、

    在多级存储系统中,Cache处在CPU和主存之间,解决 (55) 问题。若Cache和主存的存取时间

  • 4、

    计算机对主存的要求是速度快、容量大、价格低,但现实情况三者很难统一于一身,很难找到这种存储器件

  • 5、

    计算机对主存的要求是速度快、容量大、价格低,但现实情况三者很难统一于一身,很难找到这种存储器件

  • 6、

    在多级存储系统中,Cache处在CPU和主存之间,解决 (64) 问题。若Cache和主存的存

  • 7、

    在多级存储系统中,Cache处在CPU和主存之间,解决 (64) 问题。若Cache和主存的存

附近题目

Cache存储器对应用程序员是()的,对系统程序员是()的。

Cache选用何种替换策略,最主要的影响因素是()。

Cache存储器写操作时,只写入Cache,仅当需要块替换时,才将其写回主存,称这种修改主存块内容的

在Cache存储器中,CPU每次写Cache的同时,也写入主存,称这种更新主存块内容的方法为()法。

数据宽度指的是在()期间所传送的数据总量。

数据通路宽度是在()里,数据传送的物理宽度。

内总线是指微型计算机内()间的一组并行通信总线。

片总线通常包括数据总线、()总线和()总线三类。

为了减少中断响应时间,多数计算机都采用类似IBM370机上所用的()字的办法,它只需读写两次主存即可

中断系统软硬件功能分配实质是中断()硬件和中断()软件的功能分配。

尽管中断响应次序由硬件排队器固定好了,但中断实际处理完的次序是可以通过系统软件修改各中断级处理程序的

通道在数据传送期里,按信息传送方式不同,可以有()、()和选择通道三类。

字节多路通道宜于连接大量()速设备,通道“数据宽度”为()。

数组多路通道宜于连接多台()速设备,通道“数据宽度”为()。

选择通道宜于连接多台()速设备,通道“数据宽度”为()。

选择通道,设备要求通道的最大流量应是通道所接各设备速率的()。

设备要求通道的最大流量应是其所挂各子通道实际最大流量的()。

系统工作时总的最大流量应是所有各通道工作时最大流量的()。

为保证宏观上不丢失设备信息,要求通道设计的极限流量应()设备要求通道的最大流量。

设计通道的流量大于等于设备工作时的最大流量,()保证宏观上不丢失设备信息,但()保证微观上不丢失设备

相关关键词
储存宿主存储储存压力容器储存铁
计算机体系结构APP下载
  • 联系我们 移动版
  • Copyright © 2015-现在 总题库(www.zongtiku.com) All Rights Reserved. ICP备案号:京ICP备13011314号-7