主存容量
在多级存储系统中,Cache处在CPU和主存之间,解决 (55) 问题。若Cache和主存的存取时间分别为T1和T2,Cache的命中率为H,则该计算机实际存取时间为 (56) 。当CPU向存储器执行读操作时,首先访问Cache,若命中,则从Cache中取出指令或数据,否则从主存中取出,送 (57) :当CPU向存储器执行写操作时,为了使Cache的内容和主存的内容保持一致,若采用 (58) 法,则同时写入Cache和主存。由于Cache容量比主存容量小,因此当Cache满时,执行把主存信息向Cache写入,就要淘汰Cache中已有的信息,为了提高Cache的命中率,采用一种 (59) 替换算法。
A:主存容量扩充 B:主存和CPU速度匹配 C:多个请求源访问主存 D:BIOS存放
计算机对主存的要求是速度快、容量大、价格低,但现实情况三者很难统一于一身,很难找到这种存储器件。为了能解决这一需求,在主存与CPU之间增加一级 cache,其主要目的是为解决 (1) ,每次CPU访问主存时,都先要查询该单元数据是否已调入cache。为了把主存地址变成cache地址,常常使用3种cache地址映像方式,其时全相联地址映像方式,使用起来最方便、最灵活但查找很困难,为了达到cache的要求,实现时常常采用 (2) ,按照cache字块标志的内容访问映像存储器,查找命中的cache字块地址。
(1)处填()。
A:主存速度低 B:主存容量小 C:主存价格贵 D:主存可靠性差
在CPU与主存之间设置Cache的目的是为了()。
A:扩大主存的存储容量 B:提高CPU对主存的访问效率 C:既扩大主存容量又提高存取速度 D:提高外存储器的速度
在多级存储系统中,Cache处在CPU和主存之间,解决 (64) 问题。若Cache和主存的存取时间分别T1和T2,Cache的命中率为H,则计算机实际存取时间为 (65) 。当CPU向存储器执行读操作时,首先访问Cache,如命中,则从Cache中取出指令或数据,否则从主存中取出,送 (66) ;当CPU向存储器执行写操作时,为了使Cache内容和主存的内容保持一致,若采用 (67) 法,同时写入Cache和主存。由于Cache容量比主存容量小,当Cache已写满时,但要主存信息写入Cache时,就要淘汰Cache中的已有信息。为了提高Cache的命中率,常采用一种 (68) 替换算法。
64()
A:主存容量扩充 B:主存和CPU速度匹配 C:多个请求源访问主存 D:BIOS存放
在主存管理中,采用覆盖与交换技术的目的是( )
A:物理上扩充主存容量 B:节省主存空间 C:提高CPU效率 D:实现主存共享
在主存管理中,采用覆盖与交换技术的目的是( )
A:物理上扩充主存容量 B:节省主存空间 C:提高CPU效率 D:实现主存共享
在主存管理中,采用覆盖与交换技术的目的是( )
A:物理上扩充主存容量 B:节省主存空间 C:提高CPU效率 D:实现主存共享