总题库LOGO
  • 首页
  • 所有题库
  • 找答案
  • APP下载
  • 手机号登录
计算机体系结构
  1. 首页
  2. 所有题库
  3. 计算机体系结构
  4. 计算机体系结构
  5. 题目详情

具有越低平均访存时间的系统性能越高。

题库:计算机体系结构 类型:判断题 时间:2017-06-23 23:39:59 免费下载:《计算机体系结构》Word试卷

具有越低平均访存时间的系统性能越高。

具有越低平均访存时间的系统性能越高。

本题关键词:超越性,临时性跨越沟槽,超越性动机,超越性报酬,超越性需要,超越性牢骚,越瓜,越剧,越城,垂直单管无跨越管系统;

微信扫码获取答案解析
请使用微信扫码
下载APP查看答案解析

您可能感兴趣的题目

  • 1、

    为了更好地支持企业的运营管理,该企业的电信运营支撑系统可进行的改善包括( )。

  • 2、

    产成品库存形成的原因是( )。

  • 3、

    在生产企业所持有的库存中,与产成品库存形成原因相同的还有( )。

  • 4、

    QFA集团在原材料库存持有成本控制方面通过"寄售"来大幅度降低( )成本。

  • 5、

    QFA集团在调味料的库存控制中主要采用固定订购量系统进行控制,该系统的优点有( )。

  • 6、

    湿式系统配水主立管上装设的自动排气阀的作用有(  )。

  • 7、

    性能化设计评估文件应包括的内容是(  )。

  • 8、

    FB公司的信息系统帮助公司实现了供应链的多层级库存管理,多层级库存是指( )。

  • 9、

    具有越低平均访存时间的存储系统性能越高。

  • 10、

    硬盘的性能指标不包括(1);其平均访问时间=(2)。 空白(2)处应选择()

附近题目

具有越低失效率的存储系统性能越高。

具有越低平均访存时间的存储系统性能越高。

VictimCache是位于CPU和Cache间的又一级Cache。

伪相联cache取直接映象及组相联两者的优点,命中时间小,失效开销低。

伪相联cache具有快速命中与慢速命中两种命中时间。

预取必须和正常访存操作并行才有意义。

预取必须和正常指令的执行并行才有意义。

数据对存储位置的限制比指令的少,因此更便于编译器优化。

写回法Cache中不必使用写缓冲。

评价第二级Cache时,应使用局部失效率这个指标。

为减少平均访存时间,可以让容量较小的第一级Cache采用较小的块,而让容量较大的第二级Cache采用

预取只有在处理器能继续执行其它指令的同时进行才有意义。

硬件预取通常需要非阻塞cache的支持。

Cache命中时间往往会直接影响到处理器的时钟频率。

采用容量小、结构简单的Cache会减小cache的命中时间。

写操作流水化会减小cache的命中时间。

素数模法是避免存储体冲突的一种方法。

TLB是页表转换查找缓冲器。

TLB中的内容是页表部分内容的一个副本。

在共享存储器上支持消息传递比在消息传递的硬件上支持共享存储器困难得多。

相关关键词
超越性临时性跨越沟槽超越性动机超越性报酬
计算机体系结构APP下载
  • 联系我们 移动版
  • Copyright © 2015-现在 总题库(www.zongtiku.com) All Rights Reserved. ICP备案号:京ICP备13011314号-7