Mo(t=67h)→Tc(t=6.02h)→Tc(t=2×105y)→Ru是____之一。

累加器A的内容是67H,执行SWAPA指令后累加器的内容变为()。

A:60H B:70H C:76H D:0DH

累加器A的内容是67H,执行RRA指令后累加器的内容变为()。

A:0B3H B:0C3H C:33H D:34H

若A中的内容为67H,那么,P标志位为()。

系统中有一片8259A,中断请求信号用电平触发方式,要用ICW4,中断类型码为60H~67H,用特殊全嵌套方式,无缓冲,采用中断自动结束方式。设8259A的端口地址为93H、94H,如何编写初始化程序。

高速缓存Cache与主存间采用全相连地址映像方式,高速缓存的容量为4MB,分为4块,每块1MB,主存容量为256MB。若主存读写时间为30ns,高速缓存的读写时间为3ns,平均读/写时间为3.27ns,则该高速缓存的命中率为 (29) %。若地址变换表如表15-4所示,则主存地址为8888888H时,高速缓存地址为 (30) H。

表15-4 地址变换表
0 38H
1 88H
2 59H
3 67H

A:90 B:95 C:97 D:99

高速缓存Cache与主存间采用全相连地址映像方式,高速缓存的容量为4MB,分为4块,每块1MB,主存容量为256MB。若主存读写时间为30ns,高速缓存的读写时间为3ns,平均读/写时间为3.27ns,则该高速缓存的命中率为 (29) %。若地址变换表如表15-4所示,则主存地址为8888888H时,高速缓存地址为 (30) H。

表15-4 地址变换表
0 38H
1 88H
2 59H
3 67H

A:488888 B:388888 C:288888 D:188888

高速缓存Cache与主存间采用全相联地址映像方式,高速缓存的容量为4MB,分为 4块,每块IMB,主存容量为256MB。若主存读写时间为30ns,高速缓存的读写时间为3ns,平均读写时间为3.27ns,则该高速缓存的命中率为 (13) %。若地址变换表如下所示,则主存地址为8888888H时,高速缓存地址为 (14) H。

  地址变换表
0 38H
1 88H
2 59H
3 67H

13()

A:90 B:95 C:97 D:99

高速缓存Cache与主存间采用全相联地址映像方式,高速缓存的容量为4MB,分为 4块,每块IMB,主存容量为256MB。若主存读写时间为30ns,高速缓存的读写时间为3ns,平均读写时间为3.27ns,则该高速缓存的命中率为 (13) %。若地址变换表如下所示,则主存地址为8888888H时,高速缓存地址为 (14) H。

  地址变换表
0 38H
1 88H
2 59H
3 67H

14()

A:488888 B:388888 C:288888 D:188888

为了将AH和AL寄存器中分别存放的两个非组合(Unpacked)BCD码06H和07H转换为组合(Packed)BCD码67H存放在AL寄存器中,应在下面的横线处填写什么内容?
  MOV AX, 0607H
  MOV CL, 4
  SHL AH, CL
  OR ()

微信扫码获取答案解析
下载APP查看答案解析